首页  专利技术  其他产品的制造及其应用技术

双路输出频率可调独立硬件黄闪控制器的制造方法

287次浏览
P10、第^^一跳针见11、第十二跳针见12、第十三跳针见13的一端相连;第一跳针JPl的另一端、第二跳针JP2的另一端、第三跳针JP3的另一端、第四跳针JP4的另一端、第五跳针JP5的另一端、第六跳针JP6的另一端、第七跳针JP7的另一端、第八跳针JP8的另一端、第九跳针JP9的另一端相连后通过电阻R18与系统地相连,也作为输出信号Kl连接触发反转电路;第十跳针JPlO的另一端、第十一跳针JPll的另一端、第十二跳针JP12的另一端、第十三跳针JP13的另一端、第十四跳针JP14的另一端相连后通过电阻R20下拉到系统地,也作为输出信号K2连接触发反转电路。
[0012]所述触发反转电路包括JK触发器IC5A和JK触发器IC5B,JK触发器IC5A的J端与集成芯片IC4的第三脚相连JK触发器IC5A的CLK端与基准时钟信号发生电路的输出相连;JK触发器IC5A的K端与计数分配电路的输出Kl相连JK触发器IC5A的CLR非端通过电阻R17上拉到电源VCC JK触发器IC5A的Q端连接与门IC2B的一个输入端;与门IC2B另一输入端通过电阻R21上拉到电源VCC,并且与使能信号ENl相连;与门IC2B的输出端作为输出信号DRVl连接输出驱动电路JK触发器IC5B的J端与集成芯片IC4的第一脚相连JK触发器IC5B的CLK端与基准时钟信号发生电路的输出相连JK触发器IC5B的K端与计数分配电路的输出K2相连JK触发器IC5B的CLR非端通过电阻R19上拉到电源VCC JK触发器IC5B的Q端连接与门IC2C的一个输入端;与门IC2C的另一输入端通过电阻R22上拉到电源VCC,并且与使能信号EN2相连;与门IC2C的输出端作为输出信号DRV2连接输出驱动电路的输入。
[0013]本发明的优点是:可以提供两路单独的频率可调的信号输出,满足多种不同的需求。本控制器是纯硬件电路搭建完成,没有任何程序,就不会出现程序跑飞,死机的情况,所以提高了控制器的抗干扰能力,运行更稳定可靠,而且安装使用方便,成本低,易维护。
【附图说明】
[0014]图1是本发明控制器的电路结构框图。
[0015]图2是交流EMI滤波电路原理图。
[0016]图3是AC-DC电路原理图。
[0017]图4是基准时钟信号发生电路原理图。
[0018]图5是可调时钟分频电路原理图。
[0019]图6是计数分配电路和触发反转电路原理图。
[0020]图7是功率驱动电路原理图。
【具体实施方式】
[0021]下面结合附图和实施例对本发明作进一步说明。
[0022]如图1所示,为了能够输出有规律的黄闪信号,本发明包括:与市电连接的交流EMI滤波电路、AC-DC电路、基准时钟信号发生电路、可调时钟分频电路、计数分配电路、触发反转电路、功率驱动电路。所述交流EMI滤波电路用于市电滤波,滤除市电中所带的杂波信号,完成市电的防雷,浪涌,滤除干扰等,给后续电路提供一个相对比较干净的交流电源环境;所述交流EMI滤波电路的输出(图2中的LI,NI)和AC-DC电路的输入以及基准时钟信号发生电路的输入连接;所述AC-DC电路主要完成市电到弱电的转换,为系统提供一个5V的直流电源供后续模块使用;所述基准时钟信号发生电路是从市电中提取50HZ的时钟,将50HZ的交流信号转变成50HZ的脉冲信号,这个脉冲信号将作为系统的基准时钟输出和分频电路的输入相连;所述分频电路可以完成对基准时钟的分频,最小是一分频(及频率不变),最大是八分频(7.5HZ),要完成不同的分频是通过对跳针(图5中JP15-JP19)的使用来达到目的,分频电路的输出和信号分配电路的输入相连;所述信号分配电路可以在分频电路的基础上继续分频,以及为两路驱动提供独立的驱动时钟,这两路时钟可以通过跳针(图6中JP1-JP14)达到不同的时钟,这两路独立的输出时钟分别和两路信号反转电路的输入相连;所述信号反转电路就是完成脉冲信号到50%占空比的PWM信号的转变,然后这两路PWM信号分别和两路驱动电路的输入相连;两路驱动电路的输出就可以外部的黄灯连接起来,有规律的驱动黄灯闪烁。
[0023]如图2所示,所述交流EMI滤波电路中,保险丝Fl的一端和市电中的火线相连,保险丝Fl的另一端与压敏电阻MVl的一端、电容Cl的一端、共模电感Tl的第四脚相连;压敏电阻MVl的另一端与市电中的零线、电容Cl的另一端、共模电感Tl的第一脚相连;共模电感Tl的第二脚与电容C2的一端、电容C4的一端、变压器T2的第五脚相连;电容C4的另一端连接到大地;共模电感Tl的第三脚与电容C2的另一端、电容C3的一端、变压器T2的第三脚相连。如图3所示,变压器T2的第一脚与二极管D2的负极及二极管D4的正极相连,变压器T2的第二脚与二极管Dl的负极及二极管D3的正极相连;二极管Dl的正极与二极管D2的正极相连后作为系统的地;二极管D3的正极与二极管D4的正极、瞬态抑制二极管TVSl的负极、电容C5的正极、电容C6的一端、变压器T3的第一脚相连;变压器T2的第二脚与瞬态抑制二极管TVSl的正极、电容C5的负极、电容C6的另一端、电容C7的负极、电容CS的一端、电阻Rl的一端及系统的地相连;电阻Rl的另一端和发光二极管LEDl的负极相连;变压器T3的第三脚与电容C7的正极、电容C8的一端、发光二极管LEDl的正极相连,并且作为系统的电源VCC端。
[0024]所述共模电感Tl采用上海元册电子科技有限公司的共模抑制电感器83T-114H6,所述变压器T2采用无锡金丹电子有限公司的KD-4117A,所述变压器T3采用SPX29150T-5.0。图2,3所示就是把输入的市电经过滤波处理后由LI,NI端输出与基准时钟信号发生电路的输入相连,也通过LI,NI端与AC-DC电路的输入相连;所述AC-DC电路就是完成市电到5V直流电源的转换。
[0025]如图4所示,所述基准时钟信号发生电路中的二极管D5的正极和交流EMI滤波电路中的输出端LI相连;二极管D5的负极与瞬态抑制二极管TVS2的一端及电阻R2的一端相连;电阻R2的另一端与二极管D7的负极、电容C9的一端、光親OP3的第一脚相连;二极管D6的正极和所述交流EMI滤波电路中的输出端NI相连;二极管D6的正极与瞬态抑制二极管TVS2的另一端、二极管D7的正极、电容C9的另一端、光耦0P3的第二脚相连;光耦0P3的第三脚与电容ClO的一端及系统的地相连;光耦0P3的第四脚与电阻R3的一端相连;电阻R3的另一端与电阻R4的一端、电容ClO的另一端、集成芯片IClA的第三脚相连;电阻R4的另一端与电源VCC相连;集成芯片IClA的第二脚与电阻R6的一端、电阻R7的一端、电容Cll的一端相连;电阻R6的另一端与电源VCC相连;电阻R7的另一端与电容Cll的另一端及系统地相连;集成芯片IClA的第一脚与电阻R5的一端及集成芯片IC2的第二脚(与门IC2A输入端)相连;电阻R5的另一端与电源VCC相连;集成芯片IC2的第三脚(与门IC2A输入端)与电阻R8的一端及电容C12的一端相连;电阻R8的另一端与电源VCC相连;电容C12的另一端与系统地相连;集成芯片IC2的第一脚(与门IC2A输出端)作为基准时钟CLK与所述可调时钟分频电路及所述触发反转电路相连。
[0026]其中,集成芯片IClA采用LM258,光耦0P3采用PC817,集成芯片IC2采用MM74HC01。所述基准时钟信号发生电路从滤波后的市电中提取时钟信号,这输出的时钟信号与市电的频率相同,后续电路可以在这个基准时钟上分频出多种时钟。
[0027]如图5所示,所述可调时钟分频电路中的集成芯片IC3的第一脚与集成芯片IC3的第七脚、集成芯片IC3的第十脚、电阻R13的一端相连;集成芯片IC3的第九脚通过电阻R14和第十九跳针JP19的一端相连;第十九跳针JP19的另一端与集成芯片IC3的第十一脚相连;集成芯片IC3的第二脚与所述基准时钟信号发生电路输出CLK相连;集成芯片IC3的第三脚与电阻R12的一端及第十七跳针JP17的一端相连;电阻R12的另一端与系统地相连;第十七跳针JP17的另一端与电源VCC相连;集成芯片IC3的第四脚与电阻Rll的一端及第十六跳针JP16的一端相连;电阻Rll的另一端与系统地相连;第十六跳针JP16的另一端与电源VCC相连;集成芯片IC3的第五脚与电阻RlO的一端及第十五跳针JP15的一端相连;电阻RlO的另一端与系统地相连;第十五跳针JP15的另一端与电源VCC相连;集成芯片IC3的第六脚与电阻R9的一端及第十八跳针JP18的一端相连;电阻R9的另一端与系统地相连;第十八跳针JP18的另一端与电源VCC相连;集成芯片IC3的第十六脚与电源VCC相连;集成芯片IC3的第八脚
文档序号 : 【 8396539 】

技术研发人员:何通,韩晶
技术所有人:江苏大为科技股份有限公司

备 注:该技术已申请专利,仅供学习研究,如用于商业用途,请联系技术所有人。
声 明此信息收集于网络,如果你是此专利的发明人不想本网站收录此信息请联系我们,我们会在第一时间删除
何通韩晶江苏大为科技股份有限公司
排鼓乐器旋转固定装置的制造方法 智能衣柜用过压可调截断电路的制作方法
相关内容